Разряды 0 и 1: эти два разряда определяют количество битов
в каждой передаваемой или принимаемой последовательности
символов. Кодирование битов 0 и 1 следующее
-------------------------------------------------------------
Бит 1 Бит 0 Длина символа
-------------------+-------------------+---------------------
0 0 5 бит
0 1 6 бит
1 0 7 бит
1 1 8 бит
Разряд 2: этот разряд определяет количество стоповых битов
в последовательности символов. Если разряд 2 является лог.0,
один стоповый бит формируется или контролируется при передаче
или получении данных, соответственно. Если разряд 2 является
лог.1 ( при выбранной разрядами 1 и 0 длине символа в 5-ть
битов) формируется или контролируется 1,5 стоповых бита. Если
разряд 2 является лог.1, при длине слова 6, 7 или 8 битов,
формируется или проверяется два стоповых бита.
Разряд 3: это разряд разрешения паритета. Если бит 3
является лог.1, бит паритета формируется (передача данных) или
контролируется (получение данных) между последним битом
символа и стоповым битом последовательности данных (бит
паритета используется для формирования четного или нечетного
числа единиц при суммировании битов символа и бита паритета).
Разряд 4: этот бит является битом выбора проверки по
паритету на четность. Если бит 3 является лог.1 и бит 4
является лог.0, нечетное число логических единиц передается
или контролируется в битах информационного слова и бите
паритета. Когда бит 3 является лог.1 и бит 4 является лог.1,
передается или контролируется четное число битов.
Разряд 5: это бит фиксированного паритета. Когда бит 3 и
бит 5 являются лог.1, бит паритета передается и затем
определяется приемником в противоположном режиме, указанном
битом 4.
Разряд 6: это бит управления прерыванием передачи. Когда
бит 6 является лог.1, последовательный выход (SOUT)
устанавливается в состояние пробела (лог.0) и находится в этом
состоянии (до установки и исходное состояние битом 6 низкого
уровня) независимо от других сигналов управления передачи. Эта
особенность позволяет ЦПУ подключать терминал в систему связи
ЭВМ.
Разряд 7: это бит доступа к регистру делителя ( DLAB ). Он
должен быть на высоком уровне (лог.1) для доступа к регистрам
делителя генератора скорости передачи при считывании или
записи. Он должен быть на низком уровне (лог.0) для доступа к
буферу приемника, регистру хранения информации передатчика или
регистру разрешения прерывания.